DECstation

редактировать
Идентификационный «медальон» модели DECstation 5000 Model 120 DECstation 5000/200 со снятой верхней крышкой

203>DECstation была маркой компьютеров, используемых DEC, и относилась к трем разным линиям компьютерных систем - первая выпущенная в 1978 году как система обработки текстов, и Два последних (более широко известных) были выпущены в 1989 году. Они включали ряд компьютерных рабочих станций, основанных на архитектуре MIPS, и ряд совместимых с ПК. Рабочие станции на базе MIPS работали под управлением Ultrix, проприетарной версии DEC UNIX и ранних выпусков OSF / 1.

Contents
  • 1 DECstation 78
  • 2 рабочие станции DECstation RISC
    • 2.1 История
    • 2.2 Модели
      • 2.2.1 DECstation 3100 и DECstation 2100
        • 2.2.1.1 Процессор
        • 2.2.1.2 Память
        • 2.2.1.3 Графика
        • 2.2.1.4 Ethernet и SCSI
        • 2.2.1.5 Другое
        • 2.2.1.6 Корпус
      • 2.2.2 Personal DECstation 5000 Series
        • 2.2.2.1 Модуль ЦП
        • 2.2.2.2 Память
        • 2.2. 2.3 Расширение
        • 2.2.2.4 Графика
        • 2.2.2.5 Подсистема ввода / вывода
      • 2.2.3 DECstation 5000 Model 100 Series
      • 2.2.4 DECstation 5000 Model 200 Series
        • 2.2.4.1 Подсистема CPU
        • 2.2.4.2 Подсистема памяти
        • 2.2.4.3 Расширение
        • 2.2.4.4 Подсистема ввода-вывода
    • 2.3 Графика
      • 2.3.1 Кадровые буферы
      • 2.3.2 Ускорители 2D-графики
      • 2.3. 3 ускорителя 3D-графики
    • 2.4 Мультимедиа
  • 3 ПК DECstation
  • 4 Ссылки
  • 5 Внешние ссылки
DECstation 78

Первая линия компьютерных систем, данная Название DECstation было системой обработки текстов, основанной на PDP-8. Эти системы, встроенные в VT52 терминал, также были известны как VT78.

Рабочие станции DECstation RISC

История

Вторая (и совершенно не связанная с этим) линия DECstations началась с DECstation 3100, выпущенной 11 января 1989 года. DECstation 3100 была первой коммерчески доступной машиной на основе RISC, созданной DEC.

Эта линейка станций DECstations была плодом передовых разработок проекта skunkworks, реализованного на заводе DEC в Пало-Альто-Гамильтон авеню. Этот проект, известный как проект, был направлен на создание семейства компьютерных систем, обладающих экономичностью и производительностью, чтобы конкурировать с подобными Sun Microsystems и другими платформами UNIX того времени на основе RISC. Детище Джеймса Биллмайера, Марио Пальяро, Армандо Стеттнера и семейство систем также должно было использовать архитектуру на основе RISC по сравнению с более тяжелыми и очень CISC VAX или архитектуры Prism, которые тогда еще разрабатывались. В то время DEC была в основном известна своими системами CISC, включая успешные линии PDP и VAX.

Было рассмотрено несколько архитектур из Intel, Motorola и других, но группа быстро выбрала линейку микропроцессоров MIPS. Микропроцессоры (ранние) MIPS поддерживали режимы с прямым и обратным порядком байтов (настраиваемые во время аппаратного сброса). Режим Little-endian был выбран как для соответствия порядку байтов в системах на базе VAX, так и для растущего числа ПК и компьютеров на базе Intel.

В отличие от VAX и более поздних версий DEC Alpha архитектура DECstation 3100 и семейство были специально разработаны и созданы для работы в системе UNIX, Ultrix, и ни одна версия VMS операционной системы никогда не выпускалась для DECstations. Один из вопросов, который обсуждался в начале проекта, заключался в том, сможет ли DEC поддерживать, расти и конкурировать с архитектурой, которую она не изобретала и не владела (которой не управляла). Когда основные сторонники позже покинули компанию, линейка компьютеров на базе MIPS была закрыта в пользу компьютеров на базе Alpha, архитектуры, изобретенной и принадлежащей DEC, возникшей в результате разработки Prism.

Первое поколение коммерчески продаваемых систем DEC Alpha, серия DEC 3000 AXP, были в некоторых отношениях похожи на современные DEC-станции на базе MIPS, которые продавались вместе с системами Alpha как DECstation. Линия постепенно сворачивалась. Оба использовали шину расширения TURBOchannel для видео и сетевых карт, а также продавались с одинаковыми дополнительными модулями TURBOchannel, мышами, мониторами и клавиатурами.

Более поздние станции DECstations, которые планировалось использовать на базе ECL R6000, были отменены 14 августа 1990 г. после того, как Bipolar Integrated Technology не удалось поставить микропроцессор в достаточном количестве, который было сложно сфабриковать. Урожайность R6000 была дополнительно снижена, поскольку DEC требовал, чтобы режим с прямым порядком байтов, использовавшийся с самого начала, оставался доступным.

DECstations на основе MIPS использовались в качестве первой целевой системы и платформа разработки для Mach микроядра, а также ранняя разработка операционной системы Windows NT. Незадолго до выпуска систем DEC Alpha был завершен перенос OSF / 1 на DECstation, но он не был коммерчески выпущен. Совсем недавно различные бесплатные операционные системы, такие как NetBSD и Linux / MIPS, были перенесены на DECstations на базе MIPS, что продлило срок их службы за счет современных операционная система.

Проект GXemul эмулирует несколько из этих моделей DECstation.

Модели

За оригинальной станцией DECstation 3100 на базе MIPS последовала более низкая цена на 2100. DECstation 3100 на тот момент считалась самой быстрой рабочей станцией UNIX в мире. Когда он был представлен, он был примерно в три раза быстрее, чем VAXstation 3100, который был представлен примерно в то же время. Серверные конфигурации моделей DECstation, распространяемые без фреймбуфера или графического ускорителя, на основе как Turbochannel, так и Q-bus, назывались «DECsystem ", но не следует путать с некоторыми компьютерами PDP-10 с таким же именем.

Ранние модели DECstation были сильно интегрированными системами с небольшими возможностями расширения и даже не имели шин расширения. Системы DECstation 5000, представленные позже, улучшили отсутствие возможностей расширения, предоставив TURBOchannel Interconnect. Системы DECstation 5000 также совместимы с ARC (Advanced RISC Computing). Последние модели DECstation были ориентированы на усиление интеграции компонентов за счет использования большего количества специализированных ASIC для уменьшения количества дискретных компонентов. Это началось с DECstation 5000 Model 240, которая заменила дискретные компоненты на LSI ASIC, и закончилось последней моделью, DECstation 5000 Model 260, которая использовала одну VLSI ASIC для большей части логика управления.

Пакетные системы DECstation 5000 иногда имели суффикс из двух или трех букв. Эти буквы указывают на то, какая графическая опция есть в системе.

DECstation 3100 и DECstation 2100

DECstation 2100
Модель и кодовое имяПроцессорМГцПредставленоОтменено
3100 «PMAX»R2000, R2010, набор микросхем R202016,67 МГц (60 нс)11 января 1989 г.?
2100 «PMIN»R2000, R2010, Набор микросхем R202012,50 МГц (80 нс)11 июля 1989 г.?
Процессор

DECstation 3100 и 2100 использует процессор R2000, сопроцессор R2010 с плавающей запятой и четыре буфера записи R2020. R2000 использует внешний кэш инструкций с прямым отображением на 64 КБ и кэш данных со сквозной записью на 64 КБ с размером строки кэша в четыре байта. Четыре R2020 реализуют четырехступенчатый буфер записи для повышения производительности, позволяя R2000 выполнять запись в свой кэш данных со сквозной записью без остановки.

Микропроцессор R2000 можно настроить для работы в режиме прямого или обратного порядка байтов. В семействе DECstation было принято решение использовать прямой порядок байтов для обеспечения совместимости как с семейством VAX, так и с растущим числом компьютеров на базе Intel.

Память

Система памяти DECstation 3100 и 2100 содержит как системную память на основе DRAM, так и кадровые буферы на основе VRAM. Поддерживаемый объем системной памяти составляет от 4 до 24 МБ, организованных в шесть банков физической памяти. В этих системах имеется 12 слотов SIMM, которые используют модули SIMM емкостью 2 МБ, причем каждый модуль SIMM содержит 1 048 576 слово × 18-битное ОЗУ. Модули SIMM устанавливаются парами (с шагом 4 МБ), а система памяти защищена контролем четности байтов. Монохромный буфер кадра реализуется с помощью модуля SIMM VFB01 256 КБ, а цветной буфер кадра - модуля SIMM VBF02 объемом 1 МБ. Если один из этих SIMM буфера кадра отсутствует, буфер кадра использовать нельзя. Слоты SIMM рассчитаны на 25 циклов извлечения и вставки, рекомендуемый предел - пять.

Графика

Графические возможности обеспечивались двумя модулями кадрового буфера, монохромным и цветным кадровым буфером. Буфер монохромного кадра поддерживает 1-битный цвет и разрешение 1024 × 864 пикселей, тогда как буфер цветного кадра поддерживает 8-битный цвет и такое же разрешение, что и буфер монохромного кадра. Оба буфера кадра используют Brooktree Bt478 RAMDAC с тремя 256-входными 8-битными цветными картами. Аппаратный курсор генерируется DC503 PCC (Programmable Cursor Chip), который может предоставить 2-битный цветной курсор размером 16 × 16 пикселей. Буфер цветного кадра имеет 8-битную маску записи, используемую для выбора пикселей, которые необходимо обновить. Ни один из буферов кадра не использует всю память, предоставляемую модулем буфера кадра, VRAM буфера цветного кадра организована как 2048 × 1024 пикселей, а буфер монохромного кадра - 1024 × 1024, но только крайние левые пиксели отображаются в буфере цветного кадра и самые верхние пиксели в буфере монохромного кадра. Неиспользуемые области VRAM могут использоваться для хранения графических структур, таких как шрифты. Буферы кадров не защищены контролем четности, в отличие от остальной системной памяти. Штекерный разъем DB15 используется для видео. В разъеме используются сигналы, совместимые с RS343A / RS170.

Ethernet и SCSI

Эти DECstations имеют на борту 10 Мбит / с Ethernet, обеспечиваемый AMD 7990 LANCE (контроллер локальной сети для Ethernet) и AMD 7992 SIA (адаптер последовательного интерфейса), который реализует интерфейс, разъем BNC ThinWire Ethernet. Сетевой буфер размером 32 768 слов × 16 бит (64 КБ), созданный из SRAM, предназначен для повышения производительности. 32-битное 8-битное адресное ПЗУ станции Ethernet (ESAR) содержит MAC-адрес. Он устанавливается в DIP-розетку и является съемным.

Несимметричный интерфейс SCSI со скоростью 5 МБ / с обеспечивается вентильной матрицей DC7061 SII с буфером SCSI размером 64 х 16 бит (128 КБ), используемым для повышения производительности. Интерфейс SCSI подключается к внутренним отсекам для дисков 3.5 и внешнему порту (вилка HONDA68) для подключения к блокам расширения дисков.

Другое

В этих системах есть четыре асинхронных последовательных линии, которые обеспечиваются вентильной матрицей DC7085. Из четырех последовательных линий только третья линия имеет необходимые сигналы управления модемом для поддержки модема. 4-контактный разъем MMJ предусмотрен для линии клавиатуры, 7-контактный разъем DIN для линии мыши и два 6-контактных разъема MMJ для линий принтера и модема. Часы реального времени - это Motorola MC146818, который также имеет 50 байт ОЗУ для хранения информации о конфигурации консоли, а 256 КБ ПЗУ для хранения загрузочной ленты и программного обеспечения самопроверки предоставляются двумя 128 КБ ПЗУ в разъемах DIP.

Корпус

Корпус, используемый DECstation 3100 и 2100, идентичен корпусу, используемому VAXstation 3100, поскольку эти системы используют идентичный механически системный модуль. В корпусе можно разместить два 3,5-дюймовых диска, которые устанавливаются на лотки над системным модулем. Системный модуль расположен слева от корпуса, а блок питания, который занимает четверть пространства внутри корпуса, расположен слева.

Персональные станции DECstation серии 5000

Персональные станции DECstation серии 5000 представляют собой рабочие станции начального уровня под кодовым названием «MAXine». Personal DECstation использует низкопрофильный настольный корпус, в котором слева находится блок питания, а спереди - два крепления для двух фиксированных дисководов или одного фиксированного диска и одного дисковода для гибких дисков. Системная логика содержалась на двух печатных платах, базовом системном модуле, который содержал большую часть логики, и модуле ЦП, который содержал процессор.

МодельПроцессорМГцВыпускСнято с производства
Модель 20R3000A, набор микросхем R30102028 января 1994 г.
Модель 25Набор микросхем R3000A, R30102528 января 1994 г.
Модель 33R3000A, набор микросхем R30103322 июня 1992 г.28 января 1994 г.
Модель 50R400010028 января 1994 г.
Модуль ЦП

Было три модели модуля ЦП, которые содержат подсистему ЦП. Первая модель содержит набор микросхем, состоящий из ЦП R3000A с тактовой частотой 20, 25 или 33 МГц и R3010 FPU, а также кэша инструкций объемом 64 КБ и кэша данных 64 КБ. Оба кэша имеют прямое отображение и имеют 4-байтовую строку кэша. Кэш данных является сквозным. Все компоненты модуля ЦП работают на той же тактовой частоте, что и R300A.

ASIC CPUCTL также присутствует, ее цель - обеспечить взаимодействие и буферизацию между более быстрым модулем ЦП и более медленным системным модулем 12,5 МГц. ASIC CPUCTL также реализует канал TURBOchannel 12,5 МГц, который служит в качестве системного межсоединения.

Вторая модель представляет собой переработанную версию первого модуля с R3000A и R3010 на 20 или 25 МГц, в которой использовалась пластиковая упаковка, тогда как предыдущая В модели использована керамическая упаковка. Третья модель содержит микропроцессор R4000 с внутренними кэшами инструкций и данных, дополненными вторичным кешем объемом 1 МБ.

Память

Эти системы имеют 8 МБ встроенной памяти и четыре слота SIMM, которые можно использовать для увеличения объема памяти на 32 МБ, что в сумме составляет 40 МБ памяти. Эти слоты SIMM принимают попарно модули SIMM объемом 2 и 8 МБ. Все SIMM в системе должны быть одного размера. Шина памяти имеет ширину 40 бит, из которых 32 бита используются для данных и четыре бита используются для проверки четности байтов. ASIC управления памятью управляет памятью и связывается с подсистемой ЦП через шину TURBOchannel.

Расширение

Расширение обеспечивается двумя слотами TURBOchannel, каждый с 64 МБ физического адресного пространства.

Графика

Персональная DECstation оснащена встроенным 8-битным цветовым буфером кадров с разрешением 1024 × 768 при частоте обновления 72 Гц. Буфер кадра состоит из 1 МБ видеопамяти, организованной как 262 144 32-битных слова, при этом каждое 32-битное слово содержит четыре 8-битных пикселя. Буфер кадра использует INMOS IMS G332 RAMDAC с 24-битной таблицей поиска цвета с 256 элементами, которая выбирает 256 цветов для отображения из палитры из 16 777 216. Буфер кадра рассматривается как часть подсистемы памяти.

Подсистема ввода-вывода

Подсистема ввода-вывода обеспечивает систему 8-битной несимметричной шиной SCSI, 10 Мбит / с Ethernet, последовательной линией, последовательной шиной рабочего стола и аналоговой аудио. SCSI обеспечивается NCR 53C94 ASC (усовершенствованный контроллер SCSI). Ethernet предоставляется AMD Am7990 LANCE (контроллер локальной сети для Ethernet) и AMD Am7992 SIA (адаптер последовательного интерфейса), реализующий интерфейс AUI. Один последовательный порт со скоростью от 50 до 19 200 бод с возможностью полного управления модемом обеспечивается контроллером последовательной связи Zilog Z85C30 SCC. Поддержка аналогового звука и ISDN обеспечивается AMD 79C30A DSC (Digital Subscriber Controller). Эти устройства подключаются к IOCTL ASIC через две 8-битные шины или одну 16-битную шину. ASIC связывает подсистему с межсоединением TURBOchannel.

DECstation 5000 Model 100 Series

DECStation 5000 133 Workstation
ModelПроцессорMHzПредставленСнято с производства
Модель 120Набор микросхем R3000A, R301020??
Модель 125R3000A, Набор микросхем R301025??
Модель 133Набор микросхем R3000A, R301033??
Модель 150R4000100??

DECstation 5000 Model 100 Series под кодовым названием «3MIN» - это рабочие станции среднего уровня. В ранних моделях использовался набор микросхем, состоящий из процессора R3000A и процессора R3010 на дочерней плате размером 3 на 5 дюймов, которая подключается к разъему на системном модуле. Модель 150 заменяет R3000A и R3010 на один R4000 со встроенным FPU. Модели 120 и 125 имеют два внешних кэша, кэш инструкций 64 КБ и кэш данных 64 КБ. Модель 133 имеет кэш-память инструкций 128 КБ.

Эти системы поддерживают от 16 до 128 МБ памяти через 16 слотов SIMM, которые принимают модули SIMM на 2 или 8 МБ. Можно использовать только один тип SIMM, модули SIMM на 2 и 8 МБ не могут быть смешаны в одной системе. Модуль SIMM на 2 МБ идентичен модулю SIMM, используемому в DECstation 2100 и 3100, что позволяет обновлять эти старые системы до серии Model 100 для повторного использования старой памяти.

Предусмотрено три дополнительных слота TURBOchannel. В серии Model 100 представлена ​​ASIC контроллера ввода / вывода (позже известная как IOCTL ASIC), которая связывает две 8-битные шины ввода / вывода с каналом TURBOchannel 12,5 МГц.

DECstation 5000 Model 200 Series

DECstation 200 Series - это рабочие станции высшего класса. Конфигурации серверов DECstation 500 Model 200, 240 и 260 были известны как DECsystem 5000 Model 200, 240 и 260 соответственно. Эти системы содержат только модуль ЦП, системный модуль и блок питания, расположенный с левой стороны корпуса. У них нет внутренней памяти. Диски предназначались для установки во внешних одно- или многодисковых корпусах. Эти корпуса были подключены к системе через разъем SCSI, расположенный на задней панели системы. В качестве альтернативы хранилище должно было обеспечиваться с помощью файлового сервера , доступ к которому осуществлялся по сети.

Модель и кодовое названиеПроцессорМГцПредставленСнято с производства
Модель 200 "3MAX"R3000, Набор микросхем R3010253 апреля 1990 г.?
Модель 240 "3MAX +"R340040?Не ранее сентября 1994 г.
Модель 260 «3MAX +»R4400 120??
Подсистема ЦП

Каждый элемент серии Model 200 имел уникальную подсистему ЦП. Подсистема ЦП модели 200 расположена на системном модуле KN02 и содержит набор микросхем, состоящий из ЦП R3000, FPU R3010 и R3220 МБ (шестиступенчатый буфер записи / памяти). Также частью подсистемы является внешний кэш инструкций процессора объемом 64 КБ и кэш данных со сквозной записью 64 КБ. В отличие от этого, подсистема ЦП модели 240 расположена на дочерней плате, модуле ЦП, и не использует набор микросхем процессора, а вместо этого использует один 40 МГц R3400. R3400 объединяет ЦП R3000A и FPU R3010 в одном кристалле и корпусе. Внешний кэш-память инструкций процессора объемом 64 КБ и кэш данных объемом 64 КБ подключены к R3400 шиной 40 МГц, которая также служит каналом данных для ASIC MB. Подсистема ЦП модели 260 также расположена на дочерней плате модуля ЦП, но имеет 120 МГц (60 МГц внешняя) R4000 с внутренними кэшами инструкций и данных и внешним вторичным кешем. Подсистема ЦП модели 260 уникальна для серии 200, поскольку она содержит загрузочное ПЗУ встроенное ПО, в отличие от других элементов, загрузочное ПЗУ которых расположено в системном модуле. Это различие связано с тем, что R4000 требует другого микропрограммного обеспечения, которое нельзя заменить при обновлении модели 240 до модели 260.

Подсистема памяти

Модель серии 200 имеет 15 слотов SIMM, расположенных на системный модуль, вмещающий от 8 до 480 МБ памяти. Используются фирменные 128-контактные модули массива памяти (SIMM) емкостью 8 МБ (39 микросхем DRAM по 1 Мбит) или 32 МБ (39 микросхем DRAM по 4 Мбит). Все SIMM, установленные в системе, должны быть одного размера. Если используются модули SIMM емкостью 8 МБ, система может содержать от 8 до 120 МБ памяти. Если используются модули SIMM на 32 МБ, в системе может быть от 32 до 480 МБ памяти. Подсистема памяти работает на частоте 25 МГц и имеет ширину 32 бита, что соответствует собственной длине слова R3000. Подсистема памяти защищена схемой ECC с семью битами проверки для каждой 32-битной транзакции.

Модули SIMM подвергаются двустороннему чередованию с использованием метода младшего разряда, при котором четные и нечетные адреса памяти рассматриваются как отдельные банки памяти. Чередование подсистемы памяти удваивает пропускную способность подсистемы памяти без чередования, использующей те же DRAM, что позволяет модели 200 Series достичь эффективной максимальной пропускной способности 100 МБ / с.

Дополнительный модуль 1 МБ NVRAM, который обеспечивает дисковый кеш для повышения производительности, может быть установлен в один из слотов SIMM (слот 14, слот SIMM, ближайший к передний край системного модуля). В модуле используется батарея, чтобы предотвратить потерю данных в случае сбоя питания. Модуль полезен только при установленном дополнительном программном обеспечении.

Модель 200 использует дискретные компоненты для реализации логики подсистемы памяти. В модели 240 эти дискретные компоненты заменены тремя ASIC: MB ASIC, MT ASIC и MS ASIC. ASIC MB (буфер памяти) служит интерфейсом между доменом модуля ЦП 40 МГц и доменом системного модуля 25 МГц. Он подключен к ASIC MT, который выполняет роль контроллера памяти. ASIC MT обеспечивает управление и обновление памяти, обрабатывает DMA и транзакции памяти, а также проверку ECC. ASIC MS (строб памяти) предоставляет 15 наборов линий управления памятью и направляет сигналы управления памятью от ASIC MT к SIMM назначения. ASIC MS заменяет 16 дискретных компонентов, используемых в модели 200, а также генерирует системный тактовый сигнал 25 МГц, заменяя еще три дискретных компонента, используемых в модели 200.

Расширение

Модель 200 В серии используется TURBOchannel Interconnect для расширения, и все модели имеют три дополнительных слота TURBOchannel. Модель 200 предоставляет 4 МБ физического адресного пространства для каждой опции TURBOchannel, а модели 240 и 260 предоставляют 8 МБ. TURBOchannel в моделях 240 и 260 работает на частоте 25 МГц. В моделях 240 и 260 ASIC MT реализует TURBOchannel и служит контроллером.

Подсистема ввода-вывода

Подсистема ввода-вывода Model 200 значительно отличается от подсистемы ввода-вывода Model 240 и 260. В модели 200 возможности Ethernet и SCSI обеспечиваются двумя интегрированными дополнительными модулями TURBOchannel: PMAD-AA для Ethernet и PMAZ-AA для SCSI. PMAD-AA использует AMD 7990 LANCE (контроллер локальной сети для Ethernet), который обеспечивает 10BASE-T Ethernet. Интерфейс реализован AMD 7992 SIA (адаптер последовательного интерфейса ) и разъемом BNC ThinWire. 8-битная несимметричная шина SCSI обеспечивается контроллером NCR 53C94 ASC (Advanced SCSI Controller). Оба интегрированных дополнительных модуля имеют 128 КБ SRAM, каждый из которых служит буфером для повышения производительности. Также предусмотрено четыре последовательных линии для клавиатуры, мыши, коммуникационного порта и принтера. Эти линии реализуются двумя DC7085. Также представлены часы реального времени Dallas Semiconductor DS1287 с 50 байтами NVRAM, а также загрузочная планка 256 КБ и диагностическое ПЗУ в гнезде.

Напротив, подсистема ввода-вывода моделей 240 и 260 основана на ASIC контроллера ввода-вывода, который служит мостом между TURBOchannel и двумя шинами ввода-вывода, которые он реализует. К шинам ввода-вывода подключены устройства ввода-вывода, такие как два Zilog Z85C30 SCC (контроллер последовательной связи), NCR 53C94 ASC, AMD 7990 LANCE, часы реального времени Dallas Semiconductor DS1287 и системное ПЗУ. ASIC контроллера ввода-вывода не была представлена ​​в Model 240, она впервые была представлена ​​в серии Model 100, но ASIC, использованная в Model 240, отличается тем, что работает в два раза выше, на 25 МГц вместо 12,5 МГц. Подсистема ввода-вывода модели 240 позже будет использоваться в DEC 3000 AXP в измененной форме.

Графика

Системы DECstation со слотами TURBOchannel могут использовать кадровые буферы на основе TURBOchannel, ускорители 2D-графики и Ускорители трехмерной графики.

Кадровые буферы

  • CX "Цветной графический буфер кадрового модуля", модель PMAG-BA. Он был способен передавать 8-битный цвет при разрешении 1024 × 864.
  • HX «Умный графический модуль кадрового буфера», модели PMAGB-BA / BC / BE. HX - это кадровый буфер со специальной ASIC с ограниченными, но очень быстрыми возможностями 2D-ускорения.
  • MX «Монохромный Графический модуль кадрового буфера», модель PMAG-AA. MX поддерживает 1-битный цвет с разрешением 1280 × 1024 с частотой обновления 72 Гц.
  • TX "True Color Графический модуль буфера кадра", модели PMAG- JA, PMAGB-JA. Обе модели поддерживали 24-битный цвет при разрешении 1280 × 1024. Две модели отличаются только частотой обновления, PMAG-JA имел частоту обновления 66 Гц, а PMAGB-JA - 72 Гц.

2D-графика. ускорители

  • PX "2D Graphics Accelerator" . PX был основан на архитектуре PixelStamp, но без геометрического движка , что означало, что он мог ускорять только 2D-графику. В какой-то момент в большинстве приложений он был заменен на HX .

Ускорители 3D-графики

Это были следующие параметры:

  • PXG, также известный как «Графический ускоритель Lo 3D» или «Графический ускоритель среднего уровня» в зависимости от конфигурации
  • PXG +, также известный как «Графический ускоритель Lo 3D Plus» или «Mid 3D Plus» Графический ускоритель »в зависимости от конфигурации
  • PXG Turbo, также известный как« Hi 3D Graphics Accelerator »
  • PXG Turbo +, также известный как «Hi 3D Plus Graphics Accelerator»

Все варианты PXG поддерживают 8-битный или 24-битный цвет, разрешение 1280 × 1024 и частоту обновления 66 или 72 Гц. PXG также имеет 8-битный или 24-битный Z-буфер и имеет двойную буферизацию. Глубину цвета и глубину Z-буфера можно увеличить, установив в модуль дополнительные модули VSIMM или Z-буфера. Варианты PXG Turbo поддерживают 24-битный цвет, разрешение 1280 × 1024 и частоту обновления 66 или 72 Гц. Они отличаются наличием 24-битного буфера для хранения внеэкранных растровых изображений в дополнение к 24-битному Z-буферу и двойному буферу.

В этих ускорителях 3D-графики реализована собственная архитектура PixelStamp компании Digital, созданная на основе двух исследовательских проектов: Pixel Planes из Университета Северной Каролины и Дисплей 8 на 8 из Карнеги. -Mellon University.

Архитектура PixelStamp - это конвейер геометрии, который состоит из механизма DMA, механизма геометрии и PixelStamp. Механизм DMA связывает конвейер с системой через TURBOchannel, получая пакеты от ЦП и отправляя их механизму геометрии. Механизм геометрии состоит из некоторого количества SRAM и Intel i860. Пакеты от механизма DMA хранятся в SRAM, где они обрабатываются i860, который записывает результаты в FIFO.

PixelStamp состоит из ASIC STIC (чип интерфейса штампа) и одного или двух ASIC штампов. STIC получает результаты в FIFO и передает их на ASIC STAMP, который выполняет преобразование сканирования и другие графические функции. После обработки данных с помощью ASIC STAMP конечный результат, состоящий из данных RGB, записывается в буфер кадра, построенный из модулей VSIMM (SIMM с VRAM), которые расположены в дополнительном модуле графического ускорителя для отображения.

Эти графические ускорители можно разделить на две отдельные категории: параметры двойной ширины и параметры тройной ширины. PXG и PXG + - это дополнительные модули TURBOchannel двойной ширины, а PXG Turbo и PXG Turbo + - дополнительные модули TURBOchannel тройной ширины. Модели с суффиксом «+» - это модели с более высокой производительностью по сравнению с базовой моделью, с i860 44 МГц вместо i860 40 МГц и ASIC STIC и STAMP, которые работают с тактовой частотой на 33% выше. Модели с суффиксом «Turbo» отличаются наличием 256 КБ SRAM и двух ASIC STAMP вместо 128 КБ SRAM и одного STAMP ASIC. Модели, известные как «Графический ускоритель Lo 3D» или «Графический ускоритель Lo 3D Plus», могут быть обновлены до «Графического ускорителя среднего уровня 3D» или «Графического ускорителя среднего уровня 3D Plus» путем установки большего количества модулей VSIMM и Z-буфера.

Мультимедиа

В зависимости от модели DECstation некоторые системы могли выполнять видеоконференцсвязь, высококачественный аудиовыход и видеовход. Это было достигнуто за счет использования дополнительных модулей TURBOchannel и внешних периферийных устройств. Видеовход был достигнут с помощью опции DECvideo (также известной как PIP (Picture-in-Picture) live-video-in ), дочерней платы, которая подключается к фреймбуферу TX для обеспечения ввода NTSC, PAL и SECAM. Когда эта опция использовалась вместе с видеокамерой, микрофоном и необходимым программным обеспечением, DECstation можно было использовать для видеоконференцсвязи.

Возможности звука были предоставлены дополнительным модулем DECaudio TURBOchannel, который содержал два устройства AMD 79C30A DSC (Digital Subscriber Controller) и Motorola 56001 DSP. Два процессора AMD 79C30A использовались для ввода и вывода звука с качеством голоса, а Motorola 56001 - для высококачественного звука. Первоначально DSP не использовался из-за неполной прошивки, хотя возможность была предоставлена ​​позже в обновлении.

ПК DECstation

Как ни странно, одновременно с запуском линейки рабочих станций DECstation, Digital также анонсировала линейку ПК-совместимых под брендом DECstation с процессорами Intel x86, работающими под управлением MS-DOS. Они были идентифицированы трехзначными номерами моделей; серии DECstation 2xx, 3xx и 4xx с использованием Intel 80286, 80386 и 80486 процессоров соответственно. Эти компьютеры были произведены не Digital, а Tandy Corporation в США и Olivetti в Европе. Во время представления Digital предлагала программу обмена для владельцев своих более ранних x86, но несовместимых с ПК компьютеров. Rainbow 100.

Системы на основе 80286:

  • DECstation 210
  • DECstation 220
  • DECstation 212
  • DECstation 212LP

Системы, основанные на 80386:

  • DECstation 316
  • DECstation 316+
  • DECstation 316sx
  • DECstation 320
  • DECstation 320+
  • DECstation 320sx
  • DECstation 325c
  • DECstation 333c

Системы на основе 80486:

  • DECstation 420sx
  • DECstation 425c
  • DECstation 433T
  • DECstation 433W
  • DECstation 450dx2
Ссылки
Внешние ссылки
Последняя правка сделана 2021-05-16 08:52:23
Содержание доступно по лицензии CC BY-SA 3.0 (если не указано иное).
Обратная связь: support@alphapedia.ru
Соглашение
О проекте