32 нм процесс - 32 nm process

редактировать

The 32 nm узел - это этап, следующий за процессом 45 нм в CMOS (MOSFET ) изготовление полупроводникового устройства. «32- нанометров » относится к среднему половинному шагу (т.е. половине расстояния между идентичными элементами) ячейки памяти на этом технологическом уровне. Toshiba произвела коммерческие микросхемы памяти 32 GiB NAND flash по 32-нм техпроцессу в 2009 году. Intel и AMD производила коммерческие микрочипы с использованием 32-нанометрового процесса в начале 2010-х годов. IBM и компания также разработали процесс с металлическим затвором 32 нм с высоким κ. 7 января 2010 года Intel начала продавать свои первые 32-нм процессоры с архитектурой Westmere.

Узел 28-нанометровый был промежуточным полуузлом кристаллом. усадка на основе 32-нанометрового процесса.

32-нм техпроцесс был заменен коммерческой 22-нм технологией в 2012 году.

Содержание
  • 1 Демонстрации технологии
  • 2 Процессоры, использующие 32-нм технологию
  • 3 Преемник node
  • 4 Ссылки
  • 5 Дополнительная литература
  • 6 Внешние ссылки
Демонстрации технологий

Прототипы, использующие технологию 32 нм, впервые появились в середине 2000-х годов, после разработки шага двойной узор от Гуртей Сингх Сандху в Micron Technology, что привело к разработке флэш-памяти NAND ниже 40 нм. В 2004 году IBM продемонстрировала ячейку 0,143 мкм SRAM с шагом полигона 135 нм, изготовленную с использованием электронно-лучевой литографии и фотолитографии <50.>на том же слое. Было замечено, что чувствительность ячейки к колебаниям входного напряжения значительно ухудшилась в таком маленьком масштабе. В октябре 2006 года Межвузовский центр микроэлектроники (IMEC) продемонстрировал возможность формирования 32-нм импульсного рисунка на основе двойного рисунка и иммерсионной литографии. Необходимость введения двойного паттерна и инструментов hyper-NA для уменьшения площади ячеек памяти компенсирует некоторые из затратных преимуществ перехода к этому узлу с узла 45 нм. TSMC аналогичным образом использовал двойное паттернирование в сочетании с иммерсионной литографией для производства шеститранзисторной ячейки SRAM с размером узла 32 нм 0,183 мкм в 2005 году.

Корпорация Intel представила публике свои первые 32-нм тестовые чипы 18 сентября 2007 года на форуме разработчиков Intel. Испытательные чипы имели размер ячейки 0,182 мкм, использовали диэлектрик затвора с высоким κ и металлический затвор второго поколения и содержали почти два миллиарда транзисторов. Для критических слоев использовалась иммерсионная литография 193 нм, а для менее важных слоев - сухая литография 193 нм или 248 нм. Критический шаг составлял 112,5 нм.

В январе 2011 года Samsung завершила разработку первого в отрасли модуля DDR4 SDRAM с использованием технологического процесса с размером от 30 нм до 39 нм. Сообщается, что модуль может достигать скорости передачи данных 2,133 Гбит / с при 1,2 В, по сравнению с 1,35 В и 1,5 В DDR3 DRAM при эквивалентной технологии 30 нм класса со скоростью до 1,6 Гбит / с. В модуле используется технология псевдо открытого стока (POD), специально адаптированная для того, чтобы позволить DDR4 SDRAM потреблять только половину тока DDR3 при чтении и записи данных.

Процессоры, использующие 32-нм технологию

Процессоры Intel Core i3 и i5, выпущенные в январе 2010 года, были одними из первых процессоров массового производства, в которых использовалась 32-нм технология. Процессоры Intel Core второго поколения под кодовым названием Sandy Bridge также использовали 32-нм техпроцесс. Шестиядерный процессор Intel под кодовым названием Gulftown, построенный на архитектуре Westmere, был выпущен 16 марта 2010 года как Core i7 980x Extreme Edition по цене примерно 1000 долларов США. 6-ядерный процессор Intel i7-970 начального уровня был выпущен в конце июля 2010 года по цене около 900 долларов США.

AMD также выпустила 32-нм процессоры SOI в начале 2010-х годов. Процессоры AMD FX Series под кодовым названием Zambezi, основанные на архитектуре AMD Bulldozer, были выпущены в октябре 2011 года. В технологии использовался 32-нм процесс SOI, два ядра ЦП на модуль и до четырех модулей, от одного четырехъядерный дизайн стоит примерно 130 долларов, а восьмиъядерный - 280 долларов.

В сентябре 2011 года Ambarella Inc. объявила о выпуске микросхемы A7L system-on-a-chip на основе 32 нм для цифровых фотоаппаратов, обеспечивая 1080p60 Возможности видео высокой четкости.

Узел-преемник

Преемником технологии 32 нм стал узел 22 нм, согласно Международной дорожной карте технологий для полупроводников. Intel начала массовое производство 22-нм полупроводников в конце 2011 года и объявила о выпуске своих первых коммерческих 22-нм устройств в апреле 2012 года. TSMC обошла 32 нм, перескочив с 40 нм в 2008 году до 28 нм в 2011 году.

Ссылки
Дополнительная литература
  • Steen, S.; и другие. (2006). «Гибридная литография: сочетание оптической и электронно-лучевой литографии. Метод изучения интеграции процессов и производительности устройств для усовершенствованных узлов устройств». Microelec. Англ. 83 (4–9): 754–761. doi : 10.1016 / j.mee.2006.01.181.
Внешние ссылки

.

Предшествовала. 45-нм MOSFET производственные процессы (CMOS )Преемник. 22 нм
Последняя правка сделана 2021-07-18 04:15:10
Содержание доступно по лицензии CC BY-SA 3.0 (если не указано иное).
Обратная связь: support@alphapedia.ru
Соглашение
О проекте