Infineon AURIX

редактировать

AURIX (Автомобильная интегрированная архитектура NeXt Generation в реальном времени) - это 32-битное семейство микроконтроллеров Infineon , ориентированных на автомобильную промышленность с точки зрения производительности и безопасности. Его многоядерная архитектура, основанная на трех независимых 32-разрядных процессорах TriCore.

Содержание
  • 1 Приложения
    • 1.1 Приложения для силовых агрегатов
    • 1.2 Приложения безопасности
    • 1.3 Кузовные приложения
  • 2 Технические характеристики
    • 2.1 Характеристики системы
    • 2.2 Функциональность TriCore DSP
    • 2.3 Безопасность
    • 2.4 Безопасность
    • 2.5 Масштабируемость
    • 2.6 Возможности подключения
    • 2.7 Безопасность снабжения
  • 3 Инструменты и программное обеспечение
  • 4 Ссылки
  • 5 Внешние ссылки
Приложения

Приложения для силовых агрегатов

Infineon AURIX охватывает несколько приложений в автомобильной трансмиссии, например:

  • Прямой впрыск бензина
  • Многопортовый впрыск бензина
  • Дизель с прямым впрыском
  • Автоматическая коробка передач - Гидравлическое управление
  • Сухая трансмиссия с двойным сцеплением - Гидравлическое / электрическое управление
  • Интегрированное (H) EV-управление
  • (H) EV Система управления аккумулятором

Безопасность

  • Управление доменом шасси: многоядерная архитектура AURIX включает в себя функции инкапсуляции для поддержки свободы вмешательства нескольких приложений
  • Электроусилитель руля (EPS)
  • Активная система управления подвеской
  • Усовершенствованная система подушек безопасности
  • Торможение ЭБУ
  • Конфигурация многоцелевой камеры
  • Система радаров ближнего действия (24 ГГц)
  • Система дальнего радиолокационного обнаружения (76/77 ГГц)

Body Applications

  • Body Domain Controller
  • Gateway
  • Advanced Body Applications
Технические характеристики

Производительность системы

Устройства семейства AURIX варьируются от сверхвысокого уровня: от трехъядерного устройства 300 МГц с 8 МБ встроенной флэш-памяти до трехъядерного процессора 200 МГц с 4 МБ встроенной флэш-памяти до двухъядерного устройства 200 МГц -ядерное устройство с 2,5 МБ встроенной флэш-памяти вплоть до одноядерных и одноядерных устройств с тактовой частотой до 130 МГц и 80 МГц с 1,5 МБ, 1 МБ и 0,5 МБ встроенной флэш-памяти. Портфель пакетов включает корпус BGA-516 с шарнирно-совместимым корпусом BGA-292 (подмножество ввода-вывода) и совместимые корпуса QFP-176, QFP-144, QFP ‑ 100 - QFP-64.

Функциональность TriCore DSP

  • MultiCore
  • TriCore с частотой до 300 МГц на ядро ​​
  • 1,7–2,4 DMIPS / МГц
  • DSP с частотой до 1,8 GFLOPS
  • Поддерживает операции с плавающей и фиксированной точкой со всеми ядрами
  • Быстрый ускоритель Фурье
  • Пиксельный препроцессор
  • Встроенный EEPROM
  • Универсальный таймер Модуль (GTM)
  • Усовершенствованный таймер для полностью гибкой генерации ШИМ и аппаратного ввода данных
  • Гибкий 12-битный АЦП с резервированием
  • дельта-сигма-преобразователи
  • Однополярное питание 5 В или 3,3 В
  • Наличие AUTOSAR 4.x и 3.2.1
  • Ta = -40 ° C... 145 ° C

Безопасность

Архитектура AURIX была разработана в соответствии с проверенным процессом, соответствующим стандарту ISO26262, и предназначена для соответствия ASIL-D на уровне приложений. Платформа использует до 2 ядер в режиме блокировки TriCore, архитектуру блокировки в сочетании с технологиями безопасности, такими как безопасные внутренние коммуникационные шины или системы защиты распределенной памяти. Методы инкапсуляции аппаратного уровня позволяют интегрировать программное обеспечение с различными уровнями безопасности (от QM до ASIL-D) из разных источников, уменьшая сложность системы при реализации этих уровней безопасности.

Архитектура AURIX предлагает следующие функции, которые помогают в достижении заданного уровня безопасности:

  • Аппаратные концепции безопасности для снижения накладных расходов на ПО
  • Локальный шаг с тактовой задержкой
  • Система разрешений доступа
  • Блок управления безопасностью
  • Safe DMA
  • Мониторы ввода / вывода, часов и напряжения
  • Программное обеспечение безопасности для проверки работоспособности ядра
  • ISO 26262 соответствие требованиям безопасности до ASIL-D

Безопасность

Infineon интегрировал программируемый аппаратный модуль безопасности (HSM) в семейство AURIX в соответствии с EVITA (E-security приложения, защищенные от проникновения в автомобиль). Модуль безопасности был реализован лидером на рынке технологий чип-карт с использованием новейших технологий шифрования. Эта «встроенная чип-карта» защищает от атак нарушения прав интеллектуальной собственности, мошенничества и взлома программного обеспечения.

  • Аппаратный модуль безопасности (HSM)
  • Безопасные обновления программного обеспечения, безопасная загрузка, безопасное обновление ключа, безопасная связь
  • Иммобилайзер
  • Настройка защиты
  • Milage защита
  • Защита компонентов
  • IP-защита

Масштабируемость

  • От одноядерного до трехядерного
  • 80–300 МГц
  • 256 КБ - 8 МБ Flash
  • 48KB-2.7MB SRAM
  • ASIL Уровень от QM до ASIL D
  • Вариант пакета HOT

Возможности подключения

  • Ethernet 100 Мбит
  • FlexRay
  • High Speed ​​Serial Link IF
  • SPI, CAN (FD), LIN, UART
  • Аппаратное обеспечение SENT интерфейс для низкой загрузки ЦП
  • Интерфейс камеры (до 16 бит)
  • Внешний АЦП IF (до 16 бит)
  • Интерфейс внешней шины для расширения памяти

Безопасность поставок

Компания Infineon наладила производство с двумя производственными линиями с использованием двух локальных отделенных производственных площадок Frontend. Оба сайта используют идентичные сертифицированные процессы и инструменты. Все продукты с обеих сторон будут соответствовать требованиям AEC-Q100 и производятся по 65 нм технологии.

Инструменты и программное обеспечение

Infineon имеет несколько полнофункциональных оценочных плат для своей линейки продуктов TriCore. Включены инструменты разработки для оценки, такие как компиляторы, отладчики и DAVE IDE, а также техническая документация: руководства пользователя, руководства по архитектуре, примечания к приложениям, спецификации, документация по плате.

Ссылки
Внешние ссылки
Последняя правка сделана 2021-05-24 14:37:45
Содержание доступно по лицензии CC BY-SA 3.0 (если не указано иное).
Обратная связь: support@alphapedia.ru
Соглашение
О проекте