VIA Nano

редактировать
VIA Nano
Образ VIA Nano Chip ( вверх).jpg
Общая информация
ПродаетсяVIA Technologies
РазработаноCentaur Technology
Обычный производитель (-ы)
Производительность
FSB скоростиот 533 МГц до 1066 МГц
Архитектура и классификация
Микроархитектура VIA Isaiah
Набор команд x86-64
Физические характеристики
Ядра
  • 1, 2, 4
Пакет (-ы)
Pro воздуховоды, модели, варианты
Имя (я) ядра
  • Исайя (CN)

The VIA Nano (ранее с кодовым названием VIA Isaiah ) - это 64-битный ЦП для персональных компьютеров. VIA Nano был выпущен VIA Technologies в 2008 году после пяти лет разработки его подразделением по процессорам, Centaur Technology. Эта новая 64-разрядная архитектура Isaiah была спроектирована с нуля, представлена ​​24 января 2008 года и запущена 29 мая, включая варианты с низким напряжением и торговую марку Nano. Процессор поддерживает ряд специфичных для VIA расширений x86, предназначенных для повышения эффективности устройств с низким энергопотреблением.

Содержание

  • 1 История
  • 2 Функции
  • 3 Обзор архитектуры
  • 4 См. Также
  • 5 Ссылки
  • 6 Внешние ссылки
    • 6.1 Нажмите

История

В отличие от Intel и AMD, VIA использует два различных кодовых названия разработки для каждого из своих ядер ЦП. В этом случае кодовое имя «CN» использовалось в США компанией Centaur Technology. Библейские имена используются VIA в качестве кодов на Тайване, и Исайя был выбран для этого конкретного процессора и архитектуры. Ожидается, что VIA Isaiah будет в два раза быстрее работать с целыми числами и в четыре раза быстрее по производительности с плавающей запятой, чем предыдущее поколение VIA Esther при эквивалентном тактовая частота. Ожидается, что энергопотребление будет на уровне процессоров VIA предыдущего поколения, с расчетной тепловой мощностью в диапазоне от 5 Вт до 25 Вт. Архитектура Isaiah представляет собой полностью новую конструкцию и поддерживает все функции. как и набор команд x86-64 и виртуализация x86, которые были недоступны в его предшественниках, строка VIA C7 при сохранении их расширений шифрования. Несколько независимых тестов показали, что VIA Nano работает лучше, чем одноядерный Intel Atom при различных рабочих нагрузках. В тесте 2008 Ars Technica VIA Nano продемонстрировал значительную производительность в подсистеме памяти после того, как его CPUID был изменен на Intel, намекая на возможность того, что тестовое программное обеспечение проверяет только CPUID, а не фактические функции, поддерживаемые ЦП. выбрать путь кода. Используемое программное обеспечение для тестирования производительности было выпущено до выпуска VIA Nano.

3 ноября 2009 года VIA запустила серию Nano 3000. VIA утверждает, что эти модели могут предложить на 20% прирост производительности и на 20% большую энергоэффективность, чем серии Nano 1000 и 2000. Тесты, проведенные VIA, показывают, что процессор Nano серии 3000 с тактовой частотой 1,6 ГГц может превзойти устаревший Intel Atom N270 примерно на 40–54%. В серию 3000 добавлены расширения набора инструкций SSE4 SIMD, которые были впервые представлены в 45-нанометровых версиях архитектуры Intel Core 2.

11 ноября 2011 года VIA выпустила двухъядерный процессор VIA Nano X2 со своей первой двухъядерной материнской платой pico-itx. VIA Nano X2 построен по 40-нм техпроцессу и поддерживает расширения набора команд SSE4 SIMD, критически важные для современных приложений, зависимых от операций с плавающей запятой. Via заявляет, что производительность на 30% выше по сравнению с Intel Atom с увеличенной на 50% тактовой частотой.

Процессоры совместного предприятия Zhaoxin, выпущенные с 2014 года, основаны на серии VIA Nano.

Характеристики

VIA Isaiah план этажа
  • x86-64 набор инструкций
  • Тактовая частота от 1 ГГц до 2 ГГц
  • Скорость шины 533 МГц или 800 МГц (1066 МГц для Nano x2)
  • 64 КБ данных и 64 КБ инструкций Кэш L1 и 1 МБ Кэш L2 на ядро.
  • 65 нм производственный процесс (40 нм для Nano x2)
  • суперскаляр вне очереди выполнение инструкций
  • Поддержка набора инструкций MMX, SSE, SSE2, SSE3, SSSE3 и SSE4
  • Поддержка виртуализации x86 с Intel-совместимой реализацией (отключено перед переходом 3)
  • Поддержка памяти ECC
  • Совместимость по выводам с VIA C7 и VIA Eden

.

Обзор архитектуры

VIA Isaiah Architecture die план этажа Nano X2 микроархитектура.
  • Неупорядоченная и суперскалярная конструкция : Обеспечивает гораздо лучшую производительность, чем его предшественник, процессор VIA C7, который был заказ. Это ставит архитектуру Isaiah в соответствие с предложениями AMD и Intel того же года.
  • : позволяет процессору объединять некоторые инструкции в одну инструкцию, снижая требования к мощности и обеспечивая более высокую производительность (Atom использует аналогичную стратегию при обработке инструкций x86. в более «целостном» виде, вместо того, чтобы разбивать их на RISC-подобные микрооперации).
  • Улучшенное прогнозирование ветвлений : использует восемь предикторов на двух этапах конвейера.
  • Кэш ЦП дизайн : эксклюзивный дизайн кеша означает, что содержимое кеша L1 не дублируется в кэше L2, обеспечивая больший общий кеш.
  • : включение новых механизмов для предварительной выборки данных, включая как загрузку специальный 64-строчный кеш перед загрузкой кеша L2 и прямая загрузка в кеш L1.
  • Память доступ : объединение небольших хранилищ в большие загружаемые данные.
  • исполнительные блоки : доступно семь исполнительных блоков, что позволяет выполнять до семи микроопераций выполняется за часы.
    • 2 целочисленных блока (ALU1 и ALU2)
      • ALU1 является полноценной функцией, в то время как ALU2 не имеет некоторых инструкций по малому использованию и поэтому больше подходит для таких задач, как вычисление адресов.
    • 2 Store units, один для хранилища адресов и один для хранилища данных в соответствии с VIA.
    • 1 Загрузочный блок
    • 2 медиа-блока (MEDIA-A и MEDIA-B) с 128-битным широкий канал данных, поддерживающий 4 операции с одинарной точностью или 2 операции с двойной точностью. Вычисление мультимедиа относится к использованию двух мультимедийных блоков.
      • MEDIA-A выполняет инструкции «добавления» с плавающей запятой (2-тактовая задержка для одинарной точности и двойной точности ), целочисленного SIMD, шифрования, деления и квадратный корень.
      • MEDIA-B выполняет инструкции «умножения» с плавающей запятой (2-тактовая задержка для одинарной точности, 3-тактовая задержка для двойной точности).
      • Из-за Параллелизм, представленный с 2 ​​модулями мультимедиа, вычисление мультимедиа может обеспечить четыре инструкции "сложить" и четыре инструкции "умножения" за такт.
    • Новая реализация FP-сложения с самой низкой тактовой задержкой для процессора x86 на данный момент.
    • Почти все целочисленные инструкции SIMD выполняются за один такт.
    • Реализует MMX, SSE, SSE2, SSE3, SSSE3 наборы мультимедийных инструкций
    • Реализует SSE4.1 набор мультимедийных инструкций (серия VIA Nano 3000)
    • Реализует SSE4.1 набор мультимедийных инструкций (серия VIA Nano x2)
  • Управление питанием : помимо очень низкого энергопотребления, многие ew функции включены.
    • Включает новое состояние питания C6 (кеши очищены, внутреннее состояние сохраняется, напряжение ядра отключено).
    • Адаптивное управление состоянием P: переход между состояниями производительности и напряжения без остановки выполнения.
    • Adaptive Overclocking: автоматический разгон при низкой температуре в ядре процессора.
    • Adaptive Thermal Limit: регулировка процессора для поддержания заданной пользователем температуры.
  • Encryption : Включает механизм VIA PadLock

Примерно 31.08.2014 появились слухи о возможном обновлении Исайи II.

См. Также

Ссылки

Внешние ссылки

Викискладе есть носители, связанные с VIA Nano.

Нажмите

Последняя правка сделана 2021-06-18 07:41:25
Содержание доступно по лицензии CC BY-SA 3.0 (если не указано иное).
Обратная связь: support@alphapedia.ru
Соглашение
О проекте