R4200

редактировать

R4200 - это микропроцессор, разработанный MIPS Technologies, Inc. (MTI), который реализовал MIPS III архитектура набора команд (ISA). Во время разработки он также был известен как VRX. Микропроцессор был лицензирован для NEC, и компания произвела его и продала как VR4200. Первый VR4200, компонент 80 МГц был представлен в 1993 году. Более быстрый компонент 100 МГц стал доступен в 1994 году. R4200 был разработан специально для маломощных компьютеров Windows NT, таких как персональные компьютеры и ноутбуки. MTI утверждает, что целочисленная производительность микропроцессора выше, чем у высокопроизводительного процессора Intel i486 и на 80% у микропроцессора Pentium варианта P5. В конечном итоге R4200 не нашел применения в персональных компьютерах и был перепозиционирован как встроенный микропроцессор, который конкурировал с R4600. Вариант R4300i использовался в широко популярной игровой консоли Nintendo 64 .

Описание

R4200 представляет собой скалярную конструкцию с пятиступенчатой классический конвейер RISC. Примечательной особенностью является использование целочисленного пути к данным для выполнения арифметических операций с частью мантиссы числа с плавающей запятой. Для показателя степени использовался отдельный путь к данным. Эта схема снижает стоимость за счет уменьшения количества транзисторов, размера кристалла и потребляемой мощности. Это также отрицательно сказалось на производительности с плавающей запятой, но предполагаемые приложения R4200 не требовали высокой производительности с плавающей запятой.

R4200 имеет 16 КБ кэш инструкций и 8 КБ кэша данных. Оба кэша имеют прямое отображение. Кэш команд имеет размер строки 32 байта, тогда как размер строки кэша данных составляет 16 байтов. Кэш данных использует протокол записи с обратной записью .

R4200 имеет буфер резервного преобразования с 32 элементами (TLB) для данных и TLB с 4 записями для инструкций. Поддерживается 33-битный физический адрес. Системная шина имеет ширину 64 бита и работает на половине внутренней тактовой частоты.

R4200 содержит 1,3 миллиона транзисторов и имеет площадь 81 мм. NEC изготовила R4200 по технологии 600 нм CMOS с тремя уровнями соединения. Он был упакован в 179-контактный керамический решетчатый массив, который был совместим с R4x00PC и R4600, или 208-контактный пластиковый четырехканальный плоский упаковка (PQFP). Он использовал источник питания 3,3 В, обычно рассеивая 1,8 Вт и максимум 2 Вт на частоте 80 МГц.

R4300i

R4300i является производным от R4200, разработанного MTI для встроенных приложений, анонсированного 17 апреля 1995 года. Он отличается от R4200 улучшенным целочисленным множителем с меньшей задержкой и урезанная 32-битная системная шина для снижения затрат. Чип имел площадь 45 мм и был изготовлен по технологии 350 нм. Он был упакован в 120-контактный PQFP. Он использует источник питания 3,3 В и рассеивает 1,8 Вт на 100 МГц и 2,2 Вт на 133 МГц.

Лицензия на R4300i была предоставлена ​​NEC и Toshiba и продавалась этими компаниями как VR4300 или TX4300 соответственно. Обе компании предлагали версии на 100 и 133 МГц. Производная VR4300 была разработана NEC для игровой консоли Nintendo 64, работающей на частоте 93,75 МГц и маркированной NUS-CPU. Хотя на платах разработки для Nintendo 64 использовались стандартные процессоры NEC VR4300, последний процессор оказался несовместимым по выводам. Такое единичное использование реализации MIPS привело к значительным гонорарам за MTI, продажам NEC и сделало MIPS самым объемным смешанным 32/64-битным RISC ISA в 1997 году.

NEC произвела две другие производные R4300 для Общий рынок встраиваемых систем, VR4305 и VR4310, анонсирован 20 января 1998 года. VR4310 был доступен на частотах 100, 133 или 167 МГц. Он был изготовлен по технологии 250 нм и упакован в 120-контактный PQFP.

Ссылки
  • «MIPS, NEC запустит 64-битное устройство». (17 апреля 1995 г.). Электронные новости.
  • «NEC представляет новый чип MIPS для Nintendo». (8 мая 1995 г.). Отчет микропроцессора.
  • Гвеннап, Линли (31 мая 1993 г.). «MIPS достигает новых минимумов с дизайном R4200». Отчет о микропроцессоре, стр. 6–9.
  • Halfhill, Tom R. (июль 1993 г.). «Маломощный RISC от Mips». Байт.
  • Леви, Маркус (15 сентября 1994 г.). "21-й ежегодный каталог микропроцессоров EDN". EDN.
  • Райан, Боб; Томпсон, Том (январь 1994). «РИНЦ растет». Байт.
  • Йунг, Н.К. и другие. (1994). «Конструкция RISC-процессора 55SPECint92 до 2 Вт». Дайджест технических документов ISSCC. С. 206–207.
  • Живков, Б.; Ferguson, B.; Гупта, М. (1994). Compcon Spring '94, Сборник статей. стр. 18–25.
Последняя правка сделана 2021-06-03 04:06:47
Содержание доступно по лицензии CC BY-SA 3.0 (если не указано иное).
Обратная связь: support@alphapedia.ru
Соглашение
О проекте